Logotipo do repositório
 

Publicação:
Implementação em FPGA de um sistema para processamento de imagens digitais para aplicações diversificadas

dc.contributor.advisorMarranghello, Norian [UNESP]
dc.contributor.authorMertes, Jacqueline Gomes [UNESP]
dc.contributor.institutionUniversidade Estadual Paulista (Unesp)
dc.date.accessioned2014-06-11T19:29:40Z
dc.date.available2014-06-11T19:29:40Z
dc.date.issued2012-12-13
dc.description.abstractEste trabalho descreve um sistema para o processamento de imagens digitais coloridas. Este sistema possui um conjunto de filtros, o qual aliado a um controlador pode ser configurado pelo usuário através de um arquivo de configuração, buscando a melhor adequação do sistema às imagens a serem tratadas. O conjunto de filtros é composto por filtros que desempenham as tarefas de suavização, deteção de borda, equalização de histogramas, normalização de cores e normalização de luminância. O sistema foi descrito utilizando a linguagem de descrição de hardware System Verilog e implementado em um FPGA. Devido à sua característica reconfigurável, este sistema mostrou-se capaz de processar diversos tipos de imagens coloridas, ajustando-se facilmente às mais diferentes aplicaçõespt
dc.description.abstractThis work describes a colored digital images processing system. This system has a set of filters, which in junction with a controller can be configured by the user through a setup file, in order to adapt the system to the images to be treated.This set is composed by several filters that perform tasks such as smoothing, edge detection, histogram equalization, color normalization and luminance normalization. The system was described using hardware description language (System Verilog), and implemented in an FPGA. Due to its reconfigurable caracteristic, this system showed capable of processing several types of colored images, easily fitting to a broad set of applicationsen
dc.identifier.aleph000707263
dc.identifier.capes33004153073P2
dc.identifier.citationMERTES, Jacqueline Gomes. Implementação em FPGA de um sistema para processamento de imagens digitais para aplicações diversificadas. 2012. . Dissertação (mestrado) - Universidade Estadual Paulista, Instituto de Biociências, Letras e Ciências Exatas, 2012.
dc.identifier.filemertes_jg_me_sjrp.pdf
dc.identifier.lattes2098623262892719
dc.identifier.orcid0000-0003-1086-3312
dc.identifier.urihttp://hdl.handle.net/11449/98687
dc.language.isopor
dc.publisherUniversidade Estadual Paulista (Unesp)
dc.rights.accessRightsAcesso aberto
dc.sourceAleph
dc.subjectProcessamento de imagens - Tecnicas digitaispt
dc.subjectCircuitos integrados digitaispt
dc.subjectSistemas de computaçãopt
dc.subjectImage processing - Digital techniquespt
dc.subjectComputer systemspt
dc.subjectDigital integrated circuitspt
dc.titleImplementação em FPGA de um sistema para processamento de imagens digitais para aplicações diversificadaspt
dc.typeDissertação de mestrado
dspace.entity.typePublication
unesp.advisor.lattes2098623262892719
unesp.advisor.orcid0000-0003-1086-3312
unesp.campusUniversidade Estadual Paulista (UNESP), Instituto de Biociências, Letras e Ciências Exatas, São José do Rio Pretopt
unesp.graduateProgramCiência da Computação - IBILCEpt
unesp.knowledgeAreaSistemas de computaçãopt

Arquivos

Pacote Original

Agora exibindo 1 - 1 de 1
Carregando...
Imagem de Miniatura
Nome:
mertes_jg_me_sjrp.pdf
Tamanho:
1.84 MB
Formato:
Adobe Portable Document Format