Show simple item record

dc.contributor.advisorOki, Nobuo [UNESP]
dc.contributor.authorCardoso, Adriano dos Santos [UNESP]
dc.date.accessioned2014-06-11T19:30:32Z
dc.date.available2014-06-11T19:30:32Z
dc.date.issued2009-11-25
dc.identifier.citationCARDOSO, Adriano dos Santos. Desenvolvimento e implementação de um sintetizador de frequência CMOS utilizando sistema digital. 2009. 77 f. Tese (doutorado) - Universidade Estadual Paulista, Faculdade de Engenharia de Ilha Solteira, 2009.
dc.identifier.urihttp://hdl.handle.net/11449/100288
dc.description.abstractSintetizadores de frequência são circuitos críticos usados largamente em muitas aplicações de temporização. Circuitos PLL apresentam uma boa solução para temporização, mas utilizam geralmente blocos analógicos que são facilmente influenciados em desempenho devidos a instabilidades inerentes aos processos de fabricação e ruídos. Com a evolução dos circuitos e ferramentas para sistemas digitais foi possível a implementação de circuitos que utilizem somente recursos digitais tais como os DLL. Um dos papéis dos sintetizadores é equalizar a fase de um sinal de clock em relação a uma segunda referência adicionando fase entre os sinais. Este trabalho tem como objetivo o desenvolvimento de um circuito DLL com arquitetura flexível e programável para utilização no ajuste de fase e recuperação de sinais. Os blocos digitais foram implementados utilizando ferramentas de alto nível de abstração para avaliação do comportamento funcional. O objetivo final é a implementação do circuito validado em tecnologia CMOS 350 nm da AMSpt
dc.description.abstractFrequency Synthesizers are critical circuits widely used in timing applications. PLLs devices had showed a good solution for timing, but they normally because the use analog building blocks that are often influenced by the subtract building process and noises. Nevertheless, after the evolution of complex circuits and development tools it had been possible the implementation of systems that implement only digital resource such as DLL. One of major goals of synthesizers is to equalize the phase between a clock signal and a second reference. This work aims to develop DLL devices that are built in a flexible and reprogrammable architecture for using in decrements or increments in the phase and clock recovery. Digital blocks were implemented using high level abstraction tools for analysis of functional behavior. The main objective is the circuit implementation and validations in CMOS .35 AMS processen
dc.description.sponsorshipCoordenação de Aperfeiçoamento de Pessoal de Nível Superior (CAPES)
dc.format.extent77 f. : il.
dc.language.isopor
dc.publisherUniversidade Estadual Paulista (UNESP)
dc.sourceAleph
dc.subjectSintetizadores de frequenciapt
dc.subjectCMOSen
dc.subjectPLLen
dc.subjectDLLen
dc.titleDesenvolvimento e implementação de um sintetizador de frequência CMOS utilizando sistema digitalpt
dc.typeTese de doutorado
dc.contributor.institutionUniversidade Estadual Paulista (UNESP)
dc.rights.accessRightsAcesso aberto
unesp.graduateProgramEngenharia Elétrica - FEISpt
unesp.knowledgeAreaAutomaçãopt
unesp.researchAreaControle e instrumentação eletrônicapt
unesp.campusUniversidade Estadual Paulista (UNESP), Faculdade de Engenharia, Ilha Solteirapt
dc.identifier.aleph000622472
dc.identifier.filecardoso_as_dr_ilha.pdf
dc.identifier.capes33004099080P0
dc.identifier.lattes1525717947689076
unesp.author.lattes1525717947689076
Localize o texto completo

Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record