Desenvolvimento de uma arquitetura reconfigurável para o processamento de modelos no ambiente ABACUS

Imagem de Miniatura

Data

2007-08-31

Autores

Lima, Verônica Aparecida Lopes [UNESP]

Título da Revista

ISSN da Revista

Título de Volume

Editor

Universidade Estadual Paulista (Unesp)

Resumo

O objetivo deste trabalho é o desenvolvimento de uma arquitetura reconfigurável estaticamente, de um elemento de processamento (MPH) para o ambiente de simulação de circuitos ABACUS. Este elemento de processamento consiste de um conjunto de unidades funcionais que podem ser relacionadas por meio de algumas palavras de controle armazenadas na ROM, e cuja interconexão pode ser alterada para que o hardware de processamento se adapte ao modelo do elemento de circuito a ser simulado. O projeto foi descrito em linguagem VHDL e simulado com o auxílio do software QUARTUS II.
The aim of this work is the development of a statically reconfigurable architecture, of a processing element (MPH) for the ABACUS circuit simulation environment. This processing element consists of a set of functional units that can be related by means of some control words stored in the ROM, and whose interconnection can be modified so that the processing hardware be adapted to the model of the circuit element to be simulated. The project was described in VHDL, and simulated with the aid of Quartus II software.

Descrição

Palavras-chave

Circuitos integrados - Simulação por computador, Sistemas digitais reconfiguráveis, Arquiteturas computacionais multiprocessadas, Reconfigurable digital systems, Circuit simulation, Multiprocessor computer architectures

Como citar

LIMA, Verônica Aparecida Lopes. Desenvolvimento de uma arquitetura reconfigurável para o processamento de modelos no ambiente ABACUS. 2007. 64 f. Dissertação (mestrado) - Universidade Estadual Paulista, Faculdade de Engenharia de Ilha Solteira, 2007.